Banca de QUALIFICAÇÃO: SÉRGIO NATAN SILVA

Uma banca de QUALIFICAÇÃO de MESTRADO foi cadastrada pelo programa.
DISCENTE : SÉRGIO NATAN SILVA
DATA : 07/06/2016
HORA: 10:00
LOCAL: Auditório nPITI
TÍTULO:

Simulador de Tempo Real para Sistemas Dinâmicos em FPGA


PALAVRAS-CHAVES:

Tempo Real, Simulação, Sistemas Dinâmicos, Sistemas Embarcados, FPGA


PÁGINAS: 60
RESUMO:

O desenvolvimento de novos algoritmos embarcados para automação e controle de plantas industriais requerem, na maioria das vezes, testes em tempo real. Porém, em muito dos casos as plantas reais possuem um custo elevado inviabilizando testes com novos algoritmos de controle. Assim, este artigo tem como objetivo o desenvolvimento de uma plataforma embarcada em Field Programmable Gate Array (FPGA), para simulação em tempo real de sistemas dinâmicos associados a plantas industriais. A plataforma chamada neste artigo de Simulador em Tempo Real para Sistemas Dinâmicos - FPGA (STRSD-FPGA) pode ser aplicada em ambientes industriais e acadêmicos. Na indústria o STRSD-FPGA poderá ser utilizado na otimização e sintonia de algoritmos de controle embarcados. No meio acadêmico será utilizado em pesquisas de novas soluções embarcadas para área de automação e controle, assim como ferramenta de apoio ao ensino de graduação e pós-graduação no desenvolvimento de projetos de sistemas embarcados de controle.


MEMBROS DA BANCA:
Presidente - 1837240 - MARCELO AUGUSTO COSTA FERNANDES
Interno - 2885532 - IVANOVITCH MEDEIROS DANTAS DA SILVA
Externo ao Programa - 2452782 - DIOGO PINHEIRO FERNANDES PEDROSA
Notícia cadastrada em: 24/05/2016 14:55
SIGAA | Superintendência de Informática - | | Copyright © 2006-2020 - UFRN - sigaa14-producao.info.ufrn.br.sigaa14-producao