Banca de QUALIFICAÇÃO: CARLOS AVELINO DE BARROS

Uma banca de QUALIFICAÇÃO de DOUTORADO foi cadastrada pelo programa.
DISCENTE: CARLOS AVELINO DE BARROS
DATA: 18/06/2014
HORA: 09:00
LOCAL: Auditório do PPGEEC, Centro de Tecnologia, UFRN
TÍTULO:

Redução do Consumo Energético de Aplicações Paralelas Eficientes em Arquiteturas Multicore


PALAVRAS-CHAVES:

economia de energia, modelagem de circuitos CMOS, processadores multicore


PÁGINAS: 108
GRANDE ÁREA: Engenharias
ÁREA: Engenharia Elétrica
RESUMO:

Nos últimos anos, os processadores multicore vêm sendo utilizados extensivamente em diversos tipos de equipamentos em substituição aos processadores singlecore. Dentre as principais razões para esse fenômeno podem ser citadas a sua maior capacidade de processamento de dados e a possibilidade de redução do seu consumo de energia em função da variação de alguns dos seus parâmetros de funcionamento, tais como frequência de operação e tensão de alimentação. Neste trabalho demonstramos, a partir de modelos matemáticos para a potência de transistores CMOS, que o consumo relativo de energia desses processadores pode ser relacionado a medidas de desempenho utilizadas em processamento paralelo, como speedup e eficiência. Aproveitamos os modelos matemáticos para a potência elétrica de tais processadores para prever a melhor forma de se aproveitar alguns dos recursos dos processadores multicore quando o objetivo é a economia de energia.


MEMBROS DA BANCA:
Presidente - 1673543 - SAMUEL XAVIER DE SOUZA
Interno - 1543191 - LUIZ FELIPE DE QUEIROZ SILVEIRA
Interno - 1284113 - SEBASTIAN YURI CAVALCANTI CATUNDA
Externo ao Programa - 6350797 - EDGARD DE FARIA CORREA
Externo ao Programa - 1694485 - MARCIO EDUARDO KREUTZ
Externo à Instituição - Saulo Oliveira Dornellas Luiz - UFCG
Notícia cadastrada em: 06/06/2014 12:15
SIGAA | Superintendência de Tecnologia da Informação - (84) 3342 2210 | Copyright © 2006-2024 - UFRN - sigaa07-producao.info.ufrn.br.sigaa07-producao